【技術實現步驟摘要】
201610167317
【技術保護點】
一種降低指令高速緩沖存儲器功耗的裝置,其特征在于:包括:頁標志緩沖器,用于存儲內核地址中的頁標志位;頁有效位,用于指示頁標志緩沖器對應行是否有效;頁索引存儲器,用于存儲內核地址中的頁索引位;行有效位,用于指示頁索引存儲器對應行是否有效;數據存儲器,用于存儲指令塊數據;第一比較器,用于將內核地址中的頁標志位與頁標志緩沖器中讀出的頁標志位作比較操作,并輸出第一命中信號;第二比較器,用于將內核地址中的頁索引位與頁索引存儲器中讀出的頁索引位作比較操作,并輸出第二命中信號;與門,用于將第一命中信號和第二命中信號作與操作,并輸出指令高速緩沖存儲器命中信號;行有效位控制電路,用于根據第一命中信號、內核地址中的頁索引位以及頁索引存儲器中存儲的頁索引位來控制所述行有效位。
【技術特征摘要】
1.一種降低指令高速緩沖存儲器功耗的裝置,其特征在于:包括:頁標志緩沖器,用于存儲內核地址中的頁標志位;頁有效位,用于指示頁標志緩沖器對應行是否有效;頁索引存儲器,用于存儲內核地址中的頁索引位;行有效位,用于指示頁索引存儲器對應行是否有效;數據存儲器,用于存儲指令塊數據;第一比較器,用于將內核地址中的頁標志位與頁標志緩沖器中讀出的頁標志位作比較操作,并輸出第一命中信號;第二比較器,用于將內核地址中的頁索引位與頁索引存儲器中讀出的頁索引位作比較操作,并輸出第二命中信號;與門,用于將第一命中信號和第二命中信號作與操作,并輸出指令高速緩沖存儲器命中信號;行有效位控制電路,用于根據第一命中信號、內核地址中的頁索引位以及頁索引存儲器中存儲的頁索引位來控制所述行有效位。2.一種降低指令高速緩沖存儲器功耗的方法,該方法包括下列順序的步驟:(1)處理器內核訪問指令高速緩沖存儲器;(2)讀取頁標志緩沖器中的頁標志位和對應的頁有效位,讀取頁索引存儲器中的頁索引位和對應的行有效位;(3)判斷頁標志緩沖器是否命中,若頁標志緩沖器命中,則進入下一步;否則,執行頁標志緩沖器非命中操作;(4)判斷頁索引存儲器是否命中,若頁索引...
【專利技術屬性】
技術研發人員:李泉泉,郭二輝,洪一,
申請(專利權)人:中國電子科技集團公司第三十八研究所,
類型:發明
國別省市:安徽;34
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。