【技術實現步驟摘要】
本文描述的本公開的實施例涉及半導體器件,更具體地,涉及一種存儲器模塊和一種包括存儲器模塊的電子系統。
技術介紹
1、隨著存儲器模塊中所包括的存儲器件的集成度提高和數據速率提高,現今,用于對能夠在通過接口通道高速發送數據信號的過程中發生的損耗進行補償的均衡器電路的性能變得越來越重要。
2、使用電感器的均衡器電路實際上用在存儲器模塊中。因為上述均衡器電路不需要額外電力,所以均衡器電路的功耗小。然而,在不使用電感值適于主機裝置驅動存儲器件所需要的驅動器強度或其他任何條件的電感器的情況下,上述均衡器電路使接口的性能變差。因此,接口通道中的適當的均衡器電路可能對高速傳送數據信號是有用的。
技術實現思路
1、本公開的實施例提供了一種存儲器模塊,該存儲器模塊包括降低功耗并且提高接口通道的性能的均衡器電路。
2、本公開的實施例提供了一種包括該存儲器模塊的電子系統。
3、根據實施例,一種存儲器模塊包括多個存儲器件。多個存儲器件中的每一者包括:多個數據輸入/輸出焊盤;多個片內端接(odt)電路,多個odt電路中的每一者包括一個或更多個電阻器;多個收發器電路,多個收發器電路中的每一者包括一個或更多個發送驅動器和一個或更多個接收緩沖器;以及多個均衡器電路,多個均衡器電路中的每一者包括一個或更多個電感器。多個均衡器電路中的每一者連接到所述多個數據輸入/輸出焊盤之一、多個odt電路之一和多個收發器電路之一。一個或更多個發送驅動器中的每一者可以被配置為驅動多個數據輸入/輸出焊
4、根據實施例,一種存儲器模塊包括多個存儲器件。多個存儲器件中的每一者包括:多個數據輸入/輸出焊盤;多個收發器電路,多個收發器電路中的每一者包括一個或更多個發送緩沖器和一個或更多個接收緩沖器;以及多個均衡器電路,多個均衡器電路中的每一者包括一個或更多個電感器。多個均衡器電路中的每一者連接到多個數據輸入/輸出焊盤之一和多個收發器電路之一。一個或更多個發送緩沖器中的每一者可以被配置為驅動多個數據輸入/輸出焊盤之一的節點。多個均衡器電路中的每一者中所包括的一個或更多個電感器的電感具有基于一個或更多個發送緩沖器中的每一者的驅動器強度的單獨的值。
5、根據實施例,一種電子系統包括主機裝置和存儲器模塊。存儲器模塊在主機裝置的控制下工作。存儲器模塊包括多個存儲器件。多個存儲器件中的每一者包括:多個數據輸入/輸出焊盤;多個片內端接(odt)電路,多個odt電路中的每一者包括一個或更多個電阻器;多個收發器電路,多個收發器電路中的每一者包括一個或更多個發送驅動器和一個或更多個接收緩沖器;以及多個均衡器電路,多個均衡器電路中的每一者包括一個或更多個電感器。多個均衡器電路中的每一者連接到多個數據輸入/輸出焊盤之一、多個odt電路之一和多個收發器電路之一。主機裝置可以被配置為驅動多個存儲器件中的每一者。多個均衡器電路中的每一者中所包括的一個或更多個電感器的電感具有基于多個odt電路中的每一者中所包括的一個或更多個電阻器的電阻值的單獨的值。多個odt電路中的每一者中所包括的一個或更多個電阻器的電阻值是基于主機裝置的驅動器強度而確定的。
本文檔來自技高網...【技術保護點】
1.一種存儲器模塊,所述存儲器模塊包括多個存儲器件,
2.根據權利要求1所述的存儲器模塊,其中,所述多個均衡器電路當中的第一均衡器電路包括第一電感器,
3.根據權利要求2所述的存儲器模塊,其中,所述第一片內端接電路還包括多個第二電阻器,
4.根據權利要求3所述的存儲器模塊,其中,所述第一電感器和所述多個第二電感器中的每一者的第一端連接到第一節點,并且其第二端分別連接到所述第一電阻器和所述多個第二電阻器中的一者。
5.根據權利要求4所述的存儲器模塊,其中,所述第一電感器的電感值與所述第一電阻器的電阻值的平方成比例。
6.根據權利要求5所述的存儲器模塊,其中,所述第一均衡器電路中所包括的所述第一電感器和所述多個第二電感器作為多個圖案形成在基板上的第一金屬層中,并且
7.根據權利要求6所述的存儲器模塊,其中,所述多個圖案包括第一圖案至第三圖案,
8.根據權利要求2所述的存儲器模塊,其中,所述第一片內端接電路還包括多個第二電阻器,
9.根據權利要求8所述的存儲器模塊,其中,所述第一電感器和所述
10.根據權利要求8所述的存儲器模塊,其中,所述第三電感器的第一端連接到第一節點,并且所述第三電感器的第二端連接到第二節點,并且
11.根據權利要求10所述的存儲器模塊,其中,所述多個第二電感器當中的第二電感器的電感值與所述多個第二電阻器當中的連接到所述第二電感器的第二電阻器的電阻值的平方成比例。
12.根據權利要求11所述的存儲器模塊,其中,所述第一均衡器電路中所包括的所述第一電感器、所述多個第二電感器和所述第三電感器作為多個圖案形成在基板上的第一金屬層中,并且
13.根據權利要求1所述的存儲器模塊,其中,所述存儲器模塊包括第一存儲器區塊和第二存儲器區塊,
14.根據權利要求13所述的存儲器模塊,其中,在所述存儲器模塊的從所述第一存儲器件讀取數據的讀取操作中,數據路徑是通過所述第一電感器當中的一個或更多個第二干預電感器而形成的,并且
15.一種存儲器模塊,所述存儲器模塊包括多個存儲器件,
16.根據權利要求15所述的存儲器模塊,其中,所述一個或更多個發送緩沖器被配置為:
17.根據權利要求15所述的存儲器模塊,其中,所述多個收發器電路當中的第一收發器電路包括一個或更多個發送緩沖器,所述一個或更多個發送緩沖器中的每一者包括電阻器,并且
18.根據權利要求17所述的存儲器模塊,其中,所述第一收發器電路的電阻器的數目等于所述第一均衡器電路的電感器的數目。
19.根據權利要求17所述的存儲器模塊,其中,所述第一收發器電路的電阻器的數目是X,所述第一均衡器電路的電感器的數目是X+1,X是1或更大的整數。
20.一種電子系統,所述電子系統包括:
...【技術特征摘要】
1.一種存儲器模塊,所述存儲器模塊包括多個存儲器件,
2.根據權利要求1所述的存儲器模塊,其中,所述多個均衡器電路當中的第一均衡器電路包括第一電感器,
3.根據權利要求2所述的存儲器模塊,其中,所述第一片內端接電路還包括多個第二電阻器,
4.根據權利要求3所述的存儲器模塊,其中,所述第一電感器和所述多個第二電感器中的每一者的第一端連接到第一節點,并且其第二端分別連接到所述第一電阻器和所述多個第二電阻器中的一者。
5.根據權利要求4所述的存儲器模塊,其中,所述第一電感器的電感值與所述第一電阻器的電阻值的平方成比例。
6.根據權利要求5所述的存儲器模塊,其中,所述第一均衡器電路中所包括的所述第一電感器和所述多個第二電感器作為多個圖案形成在基板上的第一金屬層中,并且
7.根據權利要求6所述的存儲器模塊,其中,所述多個圖案包括第一圖案至第三圖案,
8.根據權利要求2所述的存儲器模塊,其中,所述第一片內端接電路還包括多個第二電阻器,
9.根據權利要求8所述的存儲器模塊,其中,所述第一電感器和所述多個第二電感器形成t型線圈。
10.根據權利要求8所述的存儲器模塊,其中,所述第三電感器的第一端連接到第一節點,并且所述第三電感器的第二端連接到第二節點,并且
11.根據權利要求10所述的存儲器模塊,其中,所述多個第二電感器當中的第二電感...
【專利技術屬性】
技術研發人員:樸珍寬,權旲炫,金壯厚,裵昶賢,成侑昶,柳慧承,
申請(專利權)人:三星電子株式會社,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。