【技術實現步驟摘要】
本申請涉及電子電路領域,特別是涉及一種控制器芯片、可配置控制器及射頻開關。
技術介紹
1、電子電路
中,控制器被廣泛應用。如,射頻前端模組中需要控制器,為pa(放大器)、開關或lna(低噪聲放大器)提供邏輯控制和偏置。這些控制器與pa、開關或者lna的工藝可能不一樣,通常需要與pa、開關或者lna在sip(system?in?a?package,系統級封裝)里集成實現。控制器的類型也通常分gpio(general-purpose?input/output)方式、rffemipi(mipi?rf?front-end)的方式。
2、在化合物射頻開關(比如gan?hemt開關)中,為了控制開關的導通和關閉,一般需要用cmos電路為開關提供偏置。比如對于耗盡型開關,無論gpio邏輯還是mipi邏輯,控制原理是基本相同的:gate加0v開啟,gate加負壓關閉,其差別主要在于用gpio方式控制正負壓的產生,還是用mipi串行總線方式控制正負壓的產生。
3、為適配不同的射頻前端模組,會同時面臨gpio控制器和mipi控制器兩種接口方式的需求。目前已知的做法是gpio控制器和mipi控制器分別設計。而如果采用分別獨立設計的方式,會增加設計開發成本,增加mask(掩膜版)生產成本,也會增加后期wafer(晶圓)生產交付的困難。
技術實現思路
1、為解決現有存在的技術問題,本申請提供一種可復用裸芯片用于不同接口需求的控制器芯片、可配置控制器及射頻開關。
2、
3、所述控制器裸芯片上設有所述第一類型控制器的第一控制器管腳、所述第二類型控制器的第二控制器管腳、以及模式配置管腳;
4、所述模式配置管腳用于配置為不同電平狀態,基于所述模式配置管腳的不同電平狀態使能所述第一邏輯電路或所述第二邏輯電路。
5、第二方面,提供一種可配置控制器,包括本申請任一實施例所述的控制器芯片及將所述控制器芯片封裝在內的封裝結構。
6、第三方面,提供一種射頻開關,包括本申請任一實施例所述的控制器芯片及將所述控制器芯片封裝在內的封裝結構,其中,所述控制器裸芯片上還設有與所述第一邏輯電路和所述第二邏輯電路連接的cmos開關電路;
7、或,射頻開關包括本申請任一實施例所述的控制器芯片、設有開關電路的開關芯片及將所述控制器芯片和所述開關芯片在內的封裝結構。
8、上述實施例所提供的控制器芯片,于同一控制器裸芯片上設置第一類型控制器的第一邏輯電路、第二類型控制器的第二邏輯電路及模式配置管腳,通過模式配置管腳配置為不同電平狀態使能第一邏輯電路或第二邏輯電路,如此,控制器芯片可以復用同一顆控制器裸芯片,將兩種類型控制器的邏輯電路合并成同一個設計,并利用模式配置管腳對控制器芯片用于不同需求時,根據應用需求而配置為第一控制器或第二控制器,實現不同產品,減少開發成本,減少開發周期。
9、以控制器芯片應用于射頻前端模組中為例,第一類型控制器和第二類型控制器可以分別是gpio控制器與mipi控制器,通過將gpio控制器的gpio邏輯電路和mipi控制器的mipi邏輯電路合并設置于同一個控制器裸芯片上,形成可配置的復用設計,可兼容不同的射頻前端模組中對不同接口方式的需求,可有效減少開發成本,減少開發周期。
10、上述實施例提供的可配置控制器、射頻開關,分別與對應的控制器芯片實施例屬于同一構思,從而與對應的控制器芯片實施例具有相同的技術效果,在此不再贅述。
本文檔來自技高網...【技術保護點】
1.一種控制器芯片,其特征在于,包括設置于同一控制器裸芯片上的第一類型控制器的第一邏輯電路和第二類型控制器的第二邏輯電路;
2.根據權利要求1所述的控制器芯片,其特征在于,所述模式配置管腳包括多個,多個所述模式配置管腳分別用于配置為不同電平狀態,基于多個所述模式配置管腳的不同電平狀態的組合,使能所述第一邏輯電路的不同工作模式或所述第二邏輯電路的不同工作模式。
3.根據權利要求1所述的控制器芯片,其特征在于,所述模式配置管腳包括第一配置管腳,所述第一配置管腳為高電平時使能所述第一邏輯電路,所述第一配置管腳為低電平時使能所述第二邏輯電路。
4.根據權利要求3所述的控制器芯片,其特征在于,所述模式配置管腳還包括第二配置管腳;
5.根據權利要求4所述的控制器芯片,其特征在于,所述控制器裸芯片上還設有電荷泵電路,所述模式配置管腳還包括第三配置管腳;
6.根據權利要求4所述的控制器芯片,其特征在于,所述第一配置管腳為高電平,且禁用所述第二配置管腳,基于所述第二邏輯電路的所述第二控制器管腳的不同電平狀態使能所述第一邏輯電路的不同測試功
7.根據權利要求6所述的控制器芯片,其特征在于,所述第二控制器管腳的數量包括多個;
8.根據權利要求4所述的控制器芯片,其特征在于,所述第一配置管腳為低電平,且禁用所述第二配置管腳,基于所述第一邏輯電路的所述第一控制器管腳作為串口設置所述第一邏輯電路的負壓輸出值,通過控制efuse燒錄以使得所述第一邏輯電路的負壓輸出修改為所述負壓輸出值。
9.根據權利要求1至8中任一項所述的控制器芯片,其特征在于,所述第一類型控制器為MIPI控制器,所述第一邏輯電路為MIPI控制器的控制邏輯電路;
10.根據權利要求1至8中任一項所述的控制器芯片,其特征在于,所述模式配置管腳為所述可配置控制器的芯片內部管腳;和/或,
11.一種可配置控制器,其特征在于,包括如權利要求1至10中任一項所述的控制器芯片及將所述控制器芯片封裝在內的封裝結構。
12.一種射頻開關,其特征在于,包括如權利要求1至10中任一項所述的控制器芯片及將所述控制器芯片封裝在內的封裝結構,其中,所述控制器裸芯片上還設有與所述第一邏輯電路和所述第二邏輯電路連接的CMOS開關電路;
...【技術特征摘要】
1.一種控制器芯片,其特征在于,包括設置于同一控制器裸芯片上的第一類型控制器的第一邏輯電路和第二類型控制器的第二邏輯電路;
2.根據權利要求1所述的控制器芯片,其特征在于,所述模式配置管腳包括多個,多個所述模式配置管腳分別用于配置為不同電平狀態,基于多個所述模式配置管腳的不同電平狀態的組合,使能所述第一邏輯電路的不同工作模式或所述第二邏輯電路的不同工作模式。
3.根據權利要求1所述的控制器芯片,其特征在于,所述模式配置管腳包括第一配置管腳,所述第一配置管腳為高電平時使能所述第一邏輯電路,所述第一配置管腳為低電平時使能所述第二邏輯電路。
4.根據權利要求3所述的控制器芯片,其特征在于,所述模式配置管腳還包括第二配置管腳;
5.根據權利要求4所述的控制器芯片,其特征在于,所述控制器裸芯片上還設有電荷泵電路,所述模式配置管腳還包括第三配置管腳;
6.根據權利要求4所述的控制器芯片,其特征在于,所述第一配置管腳為高電平,且禁用所述第二配置管腳,基于所述第二邏輯電路的所述第二控制器管腳的不同電平狀態使能所述第一邏輯電路的不同測試功能。
...【專利技術屬性】
技術研發人員:楊天應,陳高鵬,
申請(專利權)人:煙臺睿創微納技術股份有限公司,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。