本發(fā)明專利技術(shù)公開了一種診斷系統(tǒng)的串行總線設(shè)備擴(kuò)展方法,包括設(shè)備地址字寄存器、設(shè)備特征字寄存器、設(shè)備參數(shù)字寄存器,并行數(shù)據(jù)位擴(kuò)展寄存器、移位寄存器、移位計數(shù)器、系統(tǒng)時鐘CLK和開關(guān)。本發(fā)明專利技術(shù)用于診斷系統(tǒng)串行總線上的設(shè)備擴(kuò)展,具有簡單、方便、可靠的特點。
【技術(shù)實現(xiàn)步驟摘要】
本專利技術(shù)屬于機(jī)械診斷領(lǐng)域,尤其涉及。
技術(shù)介紹
現(xiàn)代的機(jī)械診斷系統(tǒng)設(shè)備越來越多,數(shù)據(jù)總線越來越長,這對系統(tǒng)數(shù)據(jù)總線的可靠性和穩(wěn)定性提出了很高的要求,并行總線擴(kuò)展設(shè)備雖然簡單,但數(shù)據(jù)線很多,硬件上的可靠性呈幾何級數(shù)下降,需要從串行總線上考慮設(shè)備的擴(kuò)展,但同時又不能增加許多的硬件。
技術(shù)實現(xiàn)思路
本專利技術(shù)的目的在于提供,用于診斷系統(tǒng)的串行總線設(shè)備擴(kuò)展。實現(xiàn)上述目的的技術(shù)方案是,包括設(shè)備地址字寄存器、設(shè)備特征字寄存器、設(shè)備參數(shù)字寄存器,并行數(shù)據(jù)位擴(kuò)展寄存器、移位寄存器、移位計數(shù)器、系統(tǒng)時鐘CLK和開關(guān);所述的設(shè)備地址字寄存器將設(shè)備地址字AO A15輸送至所述的并行數(shù)據(jù)位擴(kuò)展寄存器,所述的設(shè)備特征字寄存器將設(shè)備地址字SO S15輸送至所述的并行數(shù)據(jù)位擴(kuò)展寄存器,所述的設(shè)備參數(shù)字寄存器將設(shè)備地址字DO D15輸送至所述的并行數(shù)據(jù)位擴(kuò)展寄存器;所述的并行數(shù)據(jù)位擴(kuò)展寄存器接收所述的設(shè)備地址字寄存器輸送的地址字AO A15,所述的設(shè)備特征字寄存器輸送的特征字SO S15,所述的設(shè)備參數(shù)字寄存器輸送的參數(shù)字DO D15,擴(kuò)展并行數(shù)據(jù)位后輸送至所述的移位寄存器;所述的移位寄存器接收所述的并行數(shù)據(jù)位擴(kuò)展寄存器輸送的擴(kuò)展并行數(shù)據(jù)位,并行轉(zhuǎn)成串行輸送至所述的開關(guān)輸出串行數(shù)據(jù)總線;所述的系統(tǒng)時鐘CLK輸送至所述的開關(guān)輸出串行時鐘總線,所述的系統(tǒng)時鐘CLK輸送至所述的移位寄存器和所述的移位計數(shù)器作為工作時鐘;所述的移位計數(shù)器在計數(shù)值達(dá)到設(shè)定值后輸出溢出信號Cp斷開所述的開關(guān)。上述的設(shè)備地址字寄存器的設(shè)備地址字共有16位AO A15,其中高8位A8 A15為llllllllh,用以表征這個字表述的是設(shè)備地址。上述的設(shè)備特征字寄存器的設(shè)備特征字共有16位SO S15,其中高12位S4 S15為llllllllllllh,用以表征這個字表述的是設(shè)備特征。上述的設(shè)備參數(shù)字寄存器的設(shè)備參數(shù)字共有16位DO D15,其中高4位D12 D15為OOOOh,用以表征這個字表述的是設(shè)備參數(shù)。上述的并行數(shù)據(jù)位擴(kuò)展寄存器是將上述的設(shè)備地址字寄存器輸送的地址字AO A15,上述的設(shè)備特征字寄存器輸送的特征字SO S15,上述的設(shè)備參數(shù)字寄存器輸送的參數(shù)字DO D15,合并擴(kuò)展成48位的擴(kuò)展并行數(shù)據(jù)位,從高到低的順序為A15 AQ,S15 SO, D15 D0。上述的移位寄存器接收上述的并行數(shù)據(jù)位擴(kuò)展寄存器輸送的擴(kuò)展并行數(shù)據(jù)位,按照系統(tǒng)時鐘的節(jié)拍,每個時鐘周期內(nèi)的時鐘高電平移動一位數(shù)據(jù),移位順序從高到低。上述的移位計數(shù)器的設(shè)定值為48。本專利技術(shù)的有益效果是使用極少的硬件資源,實現(xiàn)診斷系統(tǒng)串行總線上的設(shè)備擴(kuò)展,具有簡單、方便、可靠的特點。附圖說明圖I是本專利技術(shù)的結(jié)構(gòu)示意圖。具體實施例方式下面將結(jié)合附圖對本專利技術(shù)作進(jìn)一步說明。請參照圖1,圖中給出了,其中的設(shè)備地址字寄存器、設(shè)備特征字寄存器、設(shè)備參數(shù)字寄存器,并行數(shù)據(jù)位擴(kuò)展寄存器、移位寄存器、移位計數(shù)器、系統(tǒng)時鐘CLK和開關(guān)均由ATLERA公司的一片F(xiàn)PGA芯片來實現(xiàn),型號為EP1K30 ;16位的設(shè)備地址字寄存器將AO A15的設(shè)備地址字輸送至48位的并行數(shù)據(jù)位擴(kuò)展寄存器,16位的設(shè)備特征字寄存器將SO S15的設(shè)備特征字輸送至48位的并行數(shù)據(jù)位擴(kuò)展寄存器,16位的設(shè)備參數(shù)字寄存器將DO D15的設(shè)備參數(shù)字輸送至48位的并行數(shù)據(jù)位擴(kuò)展寄存器;48位的并行數(shù)據(jù)位擴(kuò)展寄存器接收地址字AO A15,特征字SO S15,參數(shù)字DO D15,合并擴(kuò)展成48位的擴(kuò)展并行數(shù)據(jù)位,從高到低的順序為A15 A0,S15 S0,D15 D0,擴(kuò)展并行數(shù)據(jù)位后輸送至48位的移位寄存器;48位的移位寄存器擴(kuò)展并行數(shù)據(jù)位,并行轉(zhuǎn)成串行輸送至所述的開關(guān)輸出串行數(shù)據(jù)總線;系統(tǒng)時鐘CLK為2MHz,輸送至開關(guān)輸出串行時鐘總線,輸送至48位的移位寄存器和移位計數(shù)器作為工作時鐘;48位的移位計數(shù)器的設(shè)定值為48,移位計數(shù)器在計數(shù)達(dá)到設(shè)定值后輸出溢出信號Cp斷開所述的開關(guān)。設(shè)備地址字寄存器的設(shè)備地址字共有16位AO A15,其中高8位A8 A15為1111111 lh,用以表征這個字表述的是設(shè)備地址。設(shè)備特征字寄存器的設(shè)備地址字共有16位SO S15,其中高12位S4 S15為llllllllllllh,用以表征這個字表述的是設(shè)備特征。設(shè)備參數(shù)字寄存器的設(shè)備地址字共有16位DO D15,其中高4位D12 D15為OOOOh,用以表征這個字表述的是設(shè)備參數(shù)。移位寄存器接收并行數(shù)據(jù)位擴(kuò)展寄存器輸送的擴(kuò)展并行數(shù)據(jù)位,按照系統(tǒng)時鐘的節(jié)拍,每個時鐘周期內(nèi)的時鐘高電平移動一位數(shù)據(jù),移位順序從高到低。本專利技術(shù)的原理是利用并行轉(zhuǎn)串行的順序邏輯來實現(xiàn)最小硬件資源的數(shù)據(jù)總線傳輸擴(kuò)展,利用不同特點的數(shù)據(jù)表征來描述設(shè)備,利用FPGA邏輯芯片的強(qiáng)大功能來實現(xiàn)設(shè)備在串行總線上的擴(kuò)展,達(dá)到簡單、方便、可靠的效果。以上結(jié)合附圖實施例對本專利技術(shù)進(jìn)行了詳細(xì)說明,本領(lǐng)域中普通技術(shù)人員可根據(jù)上述說明對本專利技術(shù)做出種種變化例。因而,實施例中的某些細(xì)節(jié)不應(yīng)構(gòu)成對本專利技術(shù)的限定,本專利技術(shù)將以所附權(quán)利要求書界定的范圍作為本專利技術(shù)的保護(hù)范圍。權(quán)利要求1.,其特征在于,包括設(shè)備地址字寄存器、設(shè)備特征字寄存器、設(shè)備參數(shù)字寄存器,并行數(shù)據(jù)位擴(kuò)展寄存器、移位寄存器、移位計數(shù)器、系統(tǒng)時鐘CLK和開關(guān);所述的設(shè)備地址字寄存器將設(shè)備地址字AO A15輸送至所述的并行數(shù)據(jù)位擴(kuò)展寄存器,所述的設(shè)備特征字寄存器將設(shè)備地址字SO S15輸送至所述的并行數(shù)據(jù)位擴(kuò)展寄存器,所述的設(shè)備參數(shù)字寄存器將設(shè)備地址字DO D15輸送至所述的并行數(shù)據(jù)位擴(kuò)展寄存器;所述的并行數(shù)據(jù)位擴(kuò)展寄存器接收所述的設(shè)備地址字寄存器輸送的地址字AO A15, 所述的設(shè)備特征字寄存器輸送的特征字SO S15,所述的設(shè)備參數(shù)字寄存器輸送的參數(shù)字 DO D15,擴(kuò)展并行數(shù)據(jù)位后輸送至所述的移位寄存器;所述的移位寄存器接收所述的并行數(shù)據(jù)位擴(kuò)展寄存器輸送的擴(kuò)展并行數(shù)據(jù)位,并行轉(zhuǎn)成串行輸送至所述的開關(guān)輸出串行數(shù)據(jù)總線;所述的系統(tǒng)時鐘CLK輸送至所述的開關(guān)輸出串行時鐘總線,所述的系統(tǒng)時鐘CLK輸送至所述的移位寄存器和所述的移位計數(shù)器作為工作時鐘;所述的移位計數(shù)器在計數(shù)值達(dá)到設(shè)定值后輸出溢出信號Cp斷開所述的開關(guān)。2.根據(jù)權(quán)利要求I所述的,其特征在于,所述的設(shè)備地址字寄存器的設(shè)備地址字共有16位AO A15,其中高8位A8 A15為1111111 lh, 用以表征這個字表述的是設(shè)備地址。3.根據(jù)權(quán)利要求I所述的,其特征在于, 所述的設(shè)備特征字寄存器的設(shè)備特征字共有16位SO S15,其中高12位S4 S15為 llllllllllllh,用以表征這個字表述的是設(shè)備特征。4.根據(jù)權(quán)利要求I所述的,其特征在于,所述的設(shè)備參數(shù)字寄存器的設(shè)備參數(shù)字共有16位DO D15,其中高4位D12 D15為OOOOh, 用以表征這個字表述的是設(shè)備參數(shù)。5.根據(jù)權(quán)利要求I所述的,其特征在于,所述的并行數(shù)據(jù)位擴(kuò)展寄存器是將所述的設(shè)備地址字寄存器輸送的地址字AO A15,所述的設(shè)備特征字寄存器輸送的特征字SO S15,所述的設(shè)備參數(shù)字寄存器輸送的參數(shù)字DO D15,合并擴(kuò)展成48位的擴(kuò)展并行數(shù)據(jù)位,從高到低的順序為A15 AO’ S15 SO,D15 D0。6.根據(jù)權(quán)利要求I所述的,其特征在于本文檔來自技高網(wǎng)...
【技術(shù)保護(hù)點】
一種診斷系統(tǒng)的串行總線設(shè)備擴(kuò)展方法,其特征在于,包括設(shè)備地址字寄存器、設(shè)備特征字寄存器、設(shè)備參數(shù)字寄存器,并行數(shù)據(jù)位擴(kuò)展寄存器、移位寄存器、移位計數(shù)器、系統(tǒng)時鐘CLK和開關(guān);所述的設(shè)備地址字寄存器將設(shè)備地址字A0~A15輸送至所述的并行數(shù)據(jù)位擴(kuò)展寄存器,所述的設(shè)備特征字寄存器將設(shè)備地址字S0~S15輸送至所述的并行數(shù)據(jù)位擴(kuò)展寄存器,所述的設(shè)備參數(shù)字寄存器將設(shè)備地址字D0~D15輸送至所述的并行數(shù)據(jù)位擴(kuò)展寄存器;所述的并行數(shù)據(jù)位擴(kuò)展寄存器接收所述的設(shè)備地址字寄存器輸送的地址字A0~A15,所述的設(shè)備特征字寄存器輸送的特征字S0~S15,所述的設(shè)備參數(shù)字寄存器輸送的參數(shù)字D0~D15,擴(kuò)展并行數(shù)據(jù)位后輸送至所述的移位寄存器;所述的移位寄存器接收所述的并行數(shù)據(jù)位擴(kuò)展寄存器輸送的擴(kuò)展并行數(shù)據(jù)位,并行轉(zhuǎn)成串行輸送至所述的開關(guān)輸出串行數(shù)據(jù)總線;所述的系統(tǒng)時鐘CLK輸送至所述的開關(guān)輸出串行時鐘總線,所述的系統(tǒng)時鐘CLK輸送至所述的移位寄存器和所述的移位計數(shù)器作為工作時鐘;所述的移位計數(shù)器在計數(shù)值達(dá)到設(shè)定值后輸出溢出信號Cp斷開所述的開關(guān)。
【技術(shù)特征摘要】
【專利技術(shù)屬性】
技術(shù)研發(fā)人員:于星光,
申請(專利權(quán))人:昆山北極光電子科技有限公司,
類型:發(fā)明
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。