本發(fā)明專利技術用于DSP的JTAG隔離電路,屬于光電對抗技術領域。該電路其采用DSP處理器、CPLD芯片、集成電源的常規(guī)隔離收發(fā)器、高速隔離收發(fā)器、板上JTAG連接器以及機箱外部JTAG連接器組成隔離JTAG信號的電路。其采用CPLD實現(xiàn)內(nèi)部和外部兩個JTAG連接,并實現(xiàn)兩個JTAG的自動檢測和實時切換;從而既可以支持板上JTAG,同時也支持外部連接器的JTAG擴展,單板調試和整機調試時都可以方便連接。此外,對外部JTAG信號支持2000V的隔離電壓,可以起到有效的隔離保護;在進行電源隔離的條件下對JTAG信號進行隔離,可提高操作工藝的有效性能。
【技術實現(xiàn)步驟摘要】
本專利技術涉及光電對抗
,具體涉及一種用于DSP的JTAG隔離電路,其可用于武器平臺中的DSP硬件電路設計。
技術介紹
DSP Digital Signal Processor,數(shù)字信號處理器,一類用于高速數(shù)字運算的處理器。JTAG :JTAG是英文“Joint Test Action Group (聯(lián)合測試行為組織)”的詞頭字母的簡寫,該組織成立于1985年,是由幾家主要的電子制造商發(fā)起制訂的PCB和IC測試標準。JTAG建議于1990年被IEEE批準為IEEE1149. 1-1990測試訪問端口和邊界掃描結構標準。該標準規(guī)定了進行邊界掃描所需要的硬件和軟件。自從1990年批準后,IEEE分別于1993年和1995年對該標準作了補充,形成了現(xiàn)在使用的IEEE1149. la-1993和IEEEl 149. lb-1994。JTAG主要應用于電路的邊界掃描測試和可編程芯片的在線系統(tǒng)編程。CPLD CPLD (Complex Programmable Logic Device,復雜可編程邏輯器件),是一種用戶根據(jù)各自需要而自行構造邏輯功能的數(shù)字集成電路。其基本設計方法是借助集成開發(fā)軟件平臺,用原理圖、硬件描述語言等方法,生成相應的目標文件,通過下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標芯片中,實現(xiàn)設計的數(shù)字系統(tǒng)。目前在DSP應用過程中,都采用JTAG接口實現(xiàn)對DSP的在線調試。大多數(shù)情況下,采用2. 54mm的雙排針連接器在線路板上引出JTAG信號,這樣在需要時在線調試時就必須打開機箱進行連接,使操作過程變得十分復雜?,F(xiàn)在有一種做法是直接把JTAG信號通過連接器弓I出機箱。JTAG信號通過機箱上的連接器直接或經(jīng)緩沖芯片引出,在需要進行調試時,通過機箱連接器連接進行調試。很多時候現(xiàn)場電磁環(huán)境非常復雜,直接在外部進行JTAG連接很容易導致出現(xiàn)接口芯片損毀的情況發(fā)生。同時當進行單板調試時進行JTAG連接又會比較困難。如果在單板調試和整機調試時都能提供方便的連接方式,會給產(chǎn)品的調試和生產(chǎn)過程帶來極大方便。
技術實現(xiàn)思路
(一)要解決的技術問題本專利技術要解決的技術問題是如何提供一種用于DSP的JTAG隔離電路,其能夠同時集成應用板上JTAG連接器以及機箱外部JTAG連接器來進行應用,并且能夠隔離外部JTAG信號,以避免其與板上JTAG信號之間的干擾。(二)技術方案為解決上述技術問題,本專利技術提供一種用于DSP的JTAG隔離電路,所述電路包括DSP處理器,其用于收發(fā)JTAG信號,對JTAG信號進行處理,執(zhí)行相應功能;板上JTAG連接器,其用于與所述DSP處理器進行機箱內(nèi)部JTAG信號的通信;機箱外部JTAG連接器,其用于與所述DSP處理器進行機箱外部JTAG信號的通信;CPLD芯片,其一端分別連接所述板上JTAG連接器及所述機箱外部JTAG連接器,其另一端連接所述DSP處理器,其用于檢測來自所述板上JTAG連接器的機箱內(nèi)部JTAG信號以及來自所述機箱外部JTAG連接器的機箱外部JTAG信號,當檢測到某一方JTAG信號時,將該JTAG信號對應的JTAG連接器與DSP處理器之間的通路打開,并切斷另一 JTAG連接器與DSP處理器之間的通路;高速隔離收發(fā)器,其設置于所述CPLD芯片與機箱外部JTAG連接器之間,用于對JTAG信號進行隔離;集成電源的常規(guī)隔離收發(fā)器,其設置于所述CPLD芯片與機箱外部JTAG連接器之間,并與所述高速隔離收發(fā)器相連接,其用于向所述高速隔離收發(fā)器提供受隔離保護的電壓。其中,所述高速隔離收發(fā)器中,輸入輸出的JTAG信號之間的延遲時間不超過IOns0其中,所述集成電源的常規(guī)隔離收發(fā)器支持2000V的隔離電壓。(三)有益效果本專利技術技術方案與現(xiàn)有技術相比較,具備如下有益效果(I)采用CPLD實現(xiàn)內(nèi)部和外部兩個JTAG連接,并實現(xiàn)兩個JTAG的自動檢測和實時切換;從而既可以支持板上JTAG,同時也支持外部連接器的JTAG擴展,單板調試和整機調試時都可以方便連接。(2)對外部JTAG信號支持2000V的隔離電壓,可以起到有效的隔離保護;在進行電源隔離的條件下對JTAG信號進行隔離,可提高操作工藝的有效性能。附圖說明圖1為本專利技術技術方案的電路結構框圖。圖2為本專利技術實施例的電路結構原理示意圖。具體實施例方式為使本專利技術的目的、內(nèi)容、和優(yōu)點更加清楚,下面結合附圖和實施例,對本專利技術的具體實施方式作進一步詳細描述。本專利技術提供的用于DSP的JTAG隔離電路,其能夠同時集成應用板上JTAG連接器以及機箱外部JTAG連接器來進行應用,并且能夠隔離外部JTAG信號,以避免其與板上JTAG信號之間的干擾。具體而言,如圖1所示,所述電路包括DSP處理器,其用于收發(fā)JTAG信號,對JTAG信號進行處理,執(zhí)行相應功能;板上JTAG連接器,其用于與所述DSP處理器進行機箱內(nèi)部JTAG信號的通信;機箱外部JTAG連接器,其用于與所述DSP處理器進行機箱外部JTAG信號的通信;CPLD芯片,其一端分別連接所述板上JTAG連接器及所述機箱外部JTAG連接器,其另一端連接所述DSP處理器,其用于檢測來自所述板上JTAG連接器的機箱內(nèi)部JTAG信號以及來自所述機箱外部JTAG連接器的機箱外部JTAG信號,當檢測到某一方JTAG信號時,將該JTAG信號對應的JTAG連接器與DSP處理器之間的通路打開,并切斷另一 JTAG連接器與DSP處理器之間的通路;高速隔離收發(fā)器,其設置于所述CPLD芯片與機箱外部JTAG連接器之間,用于對JTAG信號進行隔離;集成電源的常規(guī)隔離收發(fā)器,其設置于所述CPLD芯片與機箱外部JTAG連接器之間,并與所述高速隔離收發(fā)器相連接,其用于向所述高速隔離收發(fā)器提供受隔離保護的電壓。其中,所述高速隔離收發(fā)器中,輸入輸出的JTAG信號之間的延遲時間不超過IOns0其中,所述集成電源的常規(guī)隔離收發(fā)器支持2000V的隔離電壓。下面結合實例例進行具體說明。實施例本實施例涉及通過機箱連接器實現(xiàn)對DSP的JTAG連接,實現(xiàn)安全高速在線調試的方法。如圖2所示,其采用DSP處理器、CPLD芯片、集成電源的常規(guī)隔離收發(fā)器ADUM5402、高速隔離收發(fā)器IS07241M、板上JTAG連接器以及機箱外部JTAG連接器組成隔離JTAG的設計電路。其中,DSP擁有內(nèi)部和外部2組JTAG信號,分別是由板上JTAG連接器提供的內(nèi)部JTAG信號和由外部連接器提供的外部隔離JTAG信號。外部隔離JTAG信號經(jīng)由帶電源的隔離收發(fā)器ADUM5402和高速隔離收發(fā)器IS07241M實現(xiàn)隔離保護。該方案帶來兩方面的效果I)既可以支持板上JTAG,同時也支持外部連接器的JTAG擴展,單板調試和整機調試時都可以方便連接。2)外部JTAG支持2000V的隔離電壓,可以起到有效的隔離保護。具體而言,CPLD實現(xiàn)內(nèi)部和外部JTAG信號的活動檢測、信號傳輸。CPLD當檢測到內(nèi)部或外部JTAG信號連接有效時,自動進行切換。DSP的JTAG信號包括TRST、EMU、TMS、TCK、TD1、TDO, CPLD在DSP側和這6個信號連接,在內(nèi)部JTAG側和外部JTAG側分別連接對應的信號,標注為 TRST-1、EMU-1、TMS-1、TCK-1、TD1-1、TDO-1 和 TRS本文檔來自技高網(wǎng)...
【技術保護點】
一種用于DSP的JTAG隔離電路,其特征在于,所述電路包括:DSP處理器,其用于收發(fā)JTAG信號,對JTAG信號進行處理,執(zhí)行相應功能;板上JTAG連接器,其用于與所述DSP處理器進行機箱內(nèi)部JTAG信號的通信;機箱外部JTAG連接器,其用于與所述DSP處理器進行機箱外部JTAG信號的通信;CPLD芯片,其一端分別連接所述板上JTAG連接器及所述機箱外部JTAG連接器,其另一端連接所述DSP處理器,其用于檢測來自所述板上JTAG連接器的機箱內(nèi)部JTAG信號以及來自所述機箱外部JTAG連接器的機箱外部JTAG信號,當檢測到某一方JTAG信號時,將該JTAG信號對應的JTAG連接器與DSP處理器之間的通路打開,并切斷另一JTAG連接器與DSP處理器之間的通路;高速隔離收發(fā)器,其設置于所述CPLD芯片與機箱外部JTAG連接器之間,用于對JTAG信號進行隔離;集成電源的常規(guī)隔離收發(fā)器,其設置于所述CPLD芯片與機箱外部JTAG連接器之間,并與所述高速隔離收發(fā)器相連接,其用于向所述高速隔離收發(fā)器提供受隔離保護的電壓。
【技術特征摘要】
1.一種用于DSP的JTAG隔離電路,其特征在于,所述電路包括 DSP處理器,其用于收發(fā)JTAG信號,對JTAG信號進行處理,執(zhí)行相應功能; 板上JTAG連接器,其用于與所述DSP處理器進行機箱內(nèi)部JTAG信號的通信; 機箱外部JTAG連接器,其用于與所述DSP處理器進行機箱外部JTAG信號的通信;CPLD芯片,其一端分別連接所述板上JTAG連接器及所述機箱外部JTAG連接器,其另一端連接所述DSP處理器,其用于檢測來自所述板上JTAG連接器的機箱內(nèi)部JTAG信號以及來自所述機箱外部JTAG連接器的機箱外部JTAG信號,當檢測到某一方JTAG信號時,將該JTAG信號對應的JTAG連接器與...
【專利技術屬性】
技術研發(fā)人員:王文濤,韓相搏,顏廷海,王萬鵬,周蓮,
申請(專利權)人:中國北方車輛研究所,
類型:發(fā)明
國別省市:
還沒有人留言評論。發(fā)表了對其他瀏覽者有用的留言會獲得科技券。