The invention provides a drive circuit and a liquid crystal display device, the drive circuit includes a timing control chip, used to gamma correction programmable buffer chip provides control signals and provides a digital signal to the source driver chip; the buffer chip programming for gamma correction, according to the control signal in the digital signal timing the control chip output line 3N and line 3n+1 pixel pixel, driver output first reference voltage to the source; and in the digital signal timing control chip output line 3n+2 pixel, to the source drive chip output second reference voltage; the source driver chip for receiving a first the reference voltage and the reference voltage and the second digital signal, and according to the first reference voltage and the second reference voltage and the digital signal to generate a data voltage. The driving circuit of the invention and the liquid crystal display device can improve the display effect.
【技術實現步驟摘要】
驅動電路及液晶顯示裝置
本專利技術涉及顯示器
,特別是涉及一種驅動電路及液晶顯示裝置。
技術介紹
隨著顯示器的不斷發展,顯示器的顯示模式越來越多。比如現有的顯示器的顯示模式包括二維和三維顯示模式,也即可以同時實現二維顯示和三維顯示。但是,現有的顯示器存在著充放電能力不足以及驅動芯片溫度過高的問題,從而制約了顯示器的進一步發展。目前通過改變顯示器的像素排布結構以及像素的驅動方式以解決現有技術的問題。但是對于柵線寄生電容(Cstongate)的像素設計。如圖1所示,圖1給出一個像素單元(RGB)的柵線寄生電容的像素結構,Gn至Gn+2表示第n行至第n+2行的掃描線,Dn表示第n條數據線,其中Cst為存儲電容,Cgs為薄膜晶體管的柵極與源極之間的等效電容,Clc為液晶電容,Com為公共電極。圖2給出現有的顯示器的結構示意圖。如圖2所示,現有的顯示器包括:多個像素單元10。每個像素單元10包括依次相鄰的一第一像素11、一第二像素12、一第三像素13,也即第一像素11、第二像素12、第三像素13在豎直方向相鄰;比如第一像素11為藍色像素,第二像素12為綠色像素,第三像素13為紅色像素。也即顯示器的像素沿豎直方向的排列順序為藍色像素、綠色像素、紅色像素。如圖3所示,Line1至Line12分別表示第1至12行像素的掃描線。在二維顯示模式下,依次向第2行、第1行、第3行、第5行、第4行、第6行、第8行、第7行、第9行、第11行、第10行、第12行像素對應的掃描線輸入掃描信號;也即將由上至下的掃描順序變為交錯掃描順序。結合圖4,通常位于同一列中相鄰兩個同一顏 ...
【技術保護點】
一種驅動電路,其特征在于,包括:時序控制芯片,用于向可編程伽瑪校正緩沖芯片提供控制信號和向源驅動芯片提供數字信號;所述可編程伽瑪校正緩沖芯片,用于在所述控制信號的控制下,當所述時序控制芯片輸出第3n行像素和第3n+1行像素的數字信號時,向所述源驅動芯片輸出第一參考電壓;以及當所述時序控制芯片輸出第3n+2行像素的數字信號時,向所述源驅動芯片輸出第二參考電壓;所述源驅動芯片,用于接收所述第一參考電壓和所述第二參考電壓以及所述數字信號,并根據所述第一參考電壓、所述第二參考電壓以及所述數字信號生成數據電壓。
【技術特征摘要】
1.一種驅動電路,其特征在于,包括:時序控制芯片,用于向可編程伽瑪校正緩沖芯片提供控制信號和向源驅動芯片提供數字信號;所述可編程伽瑪校正緩沖芯片,用于在所述控制信號的控制下,當所述時序控制芯片輸出第3n行像素和第3n+1行像素的數字信號時,向所述源驅動芯片輸出第一參考電壓;以及當所述時序控制芯片輸出第3n+2行像素的數字信號時,向所述源驅動芯片輸出第二參考電壓;所述源驅動芯片,用于接收所述第一參考電壓和所述第二參考電壓以及所述數字信號,并根據所述第一參考電壓、所述第二參考電壓以及所述數字信號生成數據電壓。2.根據權利要求1所述的驅動電路,其特征在于,所述數據電壓包括第一數據電壓和第二數據電壓,所述源驅動芯片,還用于根據所述第一參考電壓以及所述數字信號生成第一數據電壓以及根據所述第二參考電壓以及所述數字信號生成第二數據電壓。3.根據權利要求2所述的驅動電路,其特征在于,所述第一數據電壓等于預設數據電壓,所述第二數據電壓與所述預設數據電壓之間的差值等于預設值。4.根據權利要求3所述的驅動電路,其特征在于,所述第二數據電壓與所述預設數據電壓之間的差值ΔV如下所示:其中Vgh為薄膜晶體管的開啟電壓,Vgl為薄膜晶體管的關閉電壓,Cst為存儲電容,Cgs為薄膜晶體管的柵極與源極之間的等效電容,Clc為液晶電容。5.根據權利要求1所述的驅動電路,其特征在于,所述時序控制芯片分別與所述可編程伽瑪校正緩沖芯片以及所述源驅動芯片電性連接,所述可編程伽瑪校正緩沖芯片與所述源驅動芯片電性連接。6.根據權利要求5所述的驅動電路,其特征在于,所述時序控制芯片包括控制端和第一輸出端,所述控制端用于輸出所述控制信號,所述第一輸出端用于輸出所述數字信號;所述可編程伽瑪校正緩沖芯...
【專利技術屬性】
技術研發人員:陳宥燁,何振偉,吳宇,
申請(專利權)人:深圳市華星光電技術有限公司,
類型:發明
國別省市:廣東,44
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。