• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    移位寄存器單元、柵極驅動電路及其驅動方法技術

    技術編號:15692504 閱讀:215 留言:0更新日期:2017-06-24 06:35
    一種移位寄存器單元及其驅動方法、柵極驅動電路,以及陣列基板,其中該移位寄存器單元包括:輸入子電路,連接信號輸入端和上拉節點之間,被配置為向上拉節點輸入信號;輸出子電路,連接在上拉節點和信號輸出端之間,被配置為在上拉節點的控制下,向信號輸出端輸出脈沖信號;復位子電路,連接在復位端、上拉節點和信號輸出端之間,被配置為在復位端的控制下,對上拉節點和信號輸出端進行復位;以及時鐘信號選擇子電路,其輸入端連接到第一時鐘信號端和第二時鐘信號端,第一輸出端連接到輸出子電路,被配置為根據第一控制端和第二控制端的電平來選擇向輸出子電路提供第一時鐘信號還是第二時鐘信號。由此,實現了顯示面板在2D和3D兩種不同的顯示模式下自由切換,并且能夠在3D顯示中實現對雙柵線的同時掃描。

    Shift register unit, gate drive circuit and driving method thereof

    A shift register unit and its driving method, the gate drive circuit, and the array substrate, wherein the shift register unit includes an input circuit, the connection between the signal input end and pull node is configured to pull the input signal to the output node; sub circuit connected to the pull between the node and the signal output end. Is configured to pull on the node under the control of the output signal to the pulse signal; the sub circuit is connected between the reset, reset end, pull-up node and the signal output terminal is configured to control a reset end, the pull-up node and the signal output end of the reset and clock signal selection; the circuit, the input clock signal is connected to the first end and the second end of the clock signal, a first output end connected to the output circuit, configured to control the first end and the second end of the control Level to select whether the first clock signal or the second clock signal is supplied to the output sub circuit. Thus, the display panel can switch freely under two different display modes of 2D and 3D, and can realize simultaneous scanning of the double grid lines in the 3D display.

    【技術實現步驟摘要】
    移位寄存器單元、柵極驅動電路及其驅動方法
    本公開涉及顯示
    ,具體涉及一種移位寄存器單元、包括多級移位寄存器的柵極驅動電路及其驅動方法。
    技術介紹
    在包括像素陣列的液晶顯示面板的顯示過程中,利用柵極驅動電路產生驅動顯示面板上的像素的柵線電壓。通過柵極驅動電路輸出柵線電壓,逐行掃描各像素。近幾年隨著非晶硅薄膜工藝的不斷提高,可以將柵極驅動電路集成在薄膜晶體管陣列基板上構成GOA(GatedriverOnArray)而對柵線進行驅動。采用GOA驅動,將GOA單元直接制成在液晶面板上,可以簡化工藝,降低了成本,而且容易實現窄邊框。通常,可以采用由多級移位寄存器單元構成的GOA為像素陣列的各行柵線提供開關信號,從而控制多行柵線依序打開,并由數據線向像素陣列中對應行的像素輸入顯示數據信號,以形成顯示圖像的各灰階所需要的灰度電壓,進而顯示每一幀圖像。目前,3D(Three-Dimensional)顯示越來越得到市場上消費者的青睞,作為一種主流的3D顯示技術,3D快門式顯示技術由于具有畫面分辨率較高、成本較低、立體效果較好等優勢得到市場的廣泛認可。然而3D快門式顯示技術同樣存在一定不足,如受到液晶響應時間的影響,出現串擾現象(上一幀畫面殘留到下一幀,導致重影)。為了解決串擾問題,一般在左右眼信號之間采用插黑技術來降低串擾現象。由于3D快門式顯示技術是左右眼交替接收信號,所以對顯示的幀頻要求較高,一般要求120Hz。采用插黑技術之后,幀頻需要提升一倍或更高。然而,采用高頻率驅動對于液晶面板的充電飽和度有很大的影響,并且需要對柵極集成電路做出很大改動,增加設計難度和系統復雜度。
    技術實現思路
    為此,本公開提出了一種移位寄存器單元、包括多級移位寄存器單元的柵極驅動電路及其驅動方法。根據本公開的一方面,提供了一種移位寄存器單元,其包括:輸入子電路,連接信號輸入端和上拉節點之間,被配置為向上拉節點輸入信號;輸出子電路,連接在上拉節點和信號輸出端之間,被配置為在上拉節點的控制下,向信號輸出端輸出脈沖信號;復位子電路,連接在復位端、上拉節點和信號輸出端之間,被配置為在復位端的控制下,對上拉節點和信號輸出端進行復位;以及時鐘信號選擇子電路,其輸入端連接到第一時鐘信號端和第二時鐘信號端,第一輸出端連接到輸出子電路,被配置為根據第一控制端和第二控制端的電平來選擇向輸出子電路提供第一時鐘信號還是第二時鐘信號。根據本公開的另一方面,還提供了一種柵極驅動電路,其包括N級如上所述的移位寄存器單元,其中,第k級移位寄存器單元被配置為掃描對應的柵線,其信號輸出端經由與第k級對應的第一開關晶體管連接到第k+1級移位寄存器單元的信號輸入端,并且還經由與第k級對應的第二開關晶體管連接到第k+2級移位寄存器單元的信號輸入端,其中k≥3;第k級移位寄存器單元信號輸入端經由與第k級對應的第三開關晶體管連接到第k-1級移位寄存器單元的信號輸出端,并且還經由與第k級對應的第四開關晶體管連接到第k-2級移位寄存器單元的輸出端。根據本公開的又一方面,還提供了一種應用于上述柵極驅動電路的方法,其包括:在2D顯示模式下,向第一開關控制線輸入第二電平而向第二開關控制線輸入第一電平、從而將布置在相鄰兩級GOA單元之間的第一開關晶體管開啟并且將布置在中間間隔一級的兩級GOA單元之間的第二開關晶體管關斷;向第一控制線和第三控制線輸入第二電平,而向第二控制線和第四控制線輸入第一電平,從而使得相鄰的兩級GOA單元中選擇輸出的時鐘信號分別為第一時鐘信號和第二時鐘信號;將幀啟示信號輸入第一級啞移位寄存器的信號輸入端,將第一時鐘信號和第二時鐘信號分別輸入到第一級啞移位寄存器的第一時鐘信號端和第二時鐘信號端,使得各級掃描移位寄存器向所連接的柵線依次順序輸出驅動信號。可選地,上述方法還包括:在3D顯示模式下,向第一開關控制線輸入第一電平而向第二開關控制線輸入第二電平,從而將布置在相鄰兩級GOA單元之間的第一開關晶體管關斷,而將布置在中間間隔一級的兩級GOA單元之間的第二開關晶體管開啟;向第一控制線和第四控制線輸入第二電平,而向第二控制線和第三控制線輸入第一電平;將幀啟示信號輸入第一級和第二級啞移位寄存器的信號輸入端,將第一時鐘信號和第二時鐘信號分別輸入到第一級啞移位寄存器單元的第一時鐘信號端和第二時鐘信號端,使得每相鄰的兩級移位寄存器單元的信號輸入端接收的信號的時序相同,并且輸出的信號的時序相同??蛇x地,其中第一電平為低電平,第二電平為高電平。在根據本公開提出的移位寄存器單元、柵極驅動電路及其驅動方法中,在各級移位寄存器單元之間設置有開關晶體管,并且利用相應的控制線來控制各個開關晶體管,使得在2D顯示模式下和在3D顯示模式下各級移位寄存器單元的連接方式發生改變,從而實現顯示面板在2D和3D兩種不同的顯示模式下自由切換,并且能夠在3D顯示中實現對雙柵線的同時掃描,降低了掃描頻率,減小了高頻掃描信號對于顯示面板充電的影響,并且不需額外設計,有效降低了產品成本。附圖說明為了更清楚地說明本公開實施例的技術方案,下面將對實施例的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅涉及本公開的一些實施例,而非對本公開的限制。圖1圖示了根據本公開實施例的一種移位寄存器單元的框圖;圖2圖示了根據本公開實施例的一種移位寄存器單元的具體電路結構;圖3圖示了根據本公開實施例的一種可用于圖2所示的移位寄存器單元的信號時序;圖4圖示了根據本公開實施例的一種包括多級移位寄存器單元的柵極驅動電路的示意性結構;圖5圖示了根據本公開實施例的在圖4所示的柵極驅動電路進行2D顯示驅動時采用的信號時序;圖6圖示了根據本公開實施例的在圖4所示的柵極驅動電路進行3D顯示驅動時采用的信號時序;圖7圖示了根據本公開實施例的一種應用于圖4所示的柵極驅動電路的方法的示意性流程;以及圖8圖示了根據本公開實施例的另一種應用于圖4所示的柵極驅動電路的方法的示意性流程。具體實施方式下面將結合附圖對本公開實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本公開一部分實施例,而不是全部的實施例。基于本公開中的實施例,本領域普通技術人員在沒有做出創造性勞動前提下所獲得的所有其它實施例,也屬于本公開保護的范圍。圖1圖示了根據本公開實施例的一種移位寄存器單元的框圖。如圖1所示,該移位寄存器單元包括:輸入子電路101,連接信號輸入端INPUT和上拉節點PU之間,被配置為向上拉節點輸入信號;輸出子電路102,連接在上拉節點PU和信號輸出端OUTPUT之間,被配置為在上拉節點PU的控制下,向信號輸出端OUTPUT輸出脈沖信號;復位子電路103,連接在復位端RESET、上拉節點PU和信號輸出端OUTPUT之間,被配置為在復位端RESET的控制下,對上拉節點PU和信號輸出端OUTPUT進行復位;以及時鐘信號選擇子電路104,其輸入端連接到第一時鐘信號端CLK1和第二時鐘信號端CLK2,第一輸出端連接到輸出子電路102,被配置為根據第一控制端和第二控制端的電平來選擇向輸出子電路102提供第一時鐘信號還是第二時鐘信號??蛇x地,根據本公開的移位寄存器單元,如圖1所示,還包括下拉節點控制子電路105,其連接到上拉節點PU和時鐘信號選擇子電路104的第本文檔來自技高網
    ...
    移位寄存器單元、柵極驅動電路及其驅動方法

    【技術保護點】
    一種移位寄存器單元,包括:輸入子電路(101),連接信號輸入端和上拉節點之間,被配置為向上拉節點輸入信號;輸出子電路(102),連接在上拉節點和信號輸出端之間,被配置為在上拉節點的控制下,向信號輸出端輸出脈沖信號;復位子電路(103),連接在復位端、上拉節點和信號輸出端之間,被配置為在復位端的控制下,對上拉節點和信號輸出端進行復位;以及時鐘信號選擇子電路(104),其輸入端連接到第一時鐘信號端和第二時鐘信號端,控制端連接到第一控制端和第二控制端,第一輸出端連接到輸出子電路,被配置為根據第一控制端和第二控制端的電平來選擇向輸出子電路提供第一時鐘信號還是第二時鐘信號。

    【技術特征摘要】
    1.一種移位寄存器單元,包括:輸入子電路(101),連接信號輸入端和上拉節點之間,被配置為向上拉節點輸入信號;輸出子電路(102),連接在上拉節點和信號輸出端之間,被配置為在上拉節點的控制下,向信號輸出端輸出脈沖信號;復位子電路(103),連接在復位端、上拉節點和信號輸出端之間,被配置為在復位端的控制下,對上拉節點和信號輸出端進行復位;以及時鐘信號選擇子電路(104),其輸入端連接到第一時鐘信號端和第二時鐘信號端,控制端連接到第一控制端和第二控制端,第一輸出端連接到輸出子電路,被配置為根據第一控制端和第二控制端的電平來選擇向輸出子電路提供第一時鐘信號還是第二時鐘信號。2.根據權利要求1所述的移位寄存器單元,還包括下拉節點控制子電路(105),其連接到上拉節點(PU)和時鐘信號選擇子電路(104)的第二輸出端,被配置為根據時鐘信號選擇子電路提供的第一時鐘信號或第二時鐘信號以及上拉節點的電平,控制下拉節點的電平。3.根據權利要求2所述的移位寄存器單元,其中,移位寄存器還包括下拉子電路(106),連接到下拉節點、上拉節點和信號輸出端,被配置為根據下拉節點的電平對上拉節點和信號輸出端進行下拉。4.根據權利要求3所述的移位寄存器單元,其中,移位寄存器還包括輔助控制子電路(107),連接到上拉節點(PU)、信號輸出端和時鐘信號選擇子電路(104)的第二輸出端,被配置為根據時鐘信號選擇子電路提供的時鐘信號,輔助控制上拉節點和信號輸出端的電平。5.根據權利要求1-4任一項所述的移位寄存器單元,其中,輸入子電路包括:輸入晶體管(M1),其控制極和第一極連接到信號輸入端,第二極連接到上拉節點;輸出子電路包括:輸出晶體管(M3),其控制極連接到上拉節點,第一極連接到時鐘信號選擇子電路的第一輸出端,第二極連接到信號輸出端;以及電容(C1),其第一端連接到上拉節點,第二端連接到信號輸出端;以及復位子電路(103)包括:第一復位晶體管(M2),其控制極連接到復位端,第一極連接到上拉節點,第二極連接到第一電源端;以及第二復位晶體管(M4),其控制極連接到復位端,第一極連接到信號輸出端,第二極連接到第一電源端。6.根據權利要求1-4任一項所述的移位寄存器單元,其中,時鐘信號選擇子電路(104)包括:第一選擇晶體管(T1),其控制極連接到第一控制端,第一極連接到第一時鐘信號端,第二極連接到時鐘信號選擇子電路的第一輸出端;第二選擇晶體管(T2),其控制極連接到第二控制端,第一極連接到第二時鐘信號端,第二極連接到時鐘信號選擇子電路的第一輸出端。7.根據權利要求6所述的移位寄存器單元,其中,時鐘信號選擇子電路(104)還包括:第三選擇晶體管(T3),其控制極連接到第一控制端,第一極連接到第二時鐘信號端,第二極連接到時鐘信號選擇子電路的第二輸出端;第四選擇晶體管(T4),其控制極連接到第二控制端,第一極連接到第一時鐘信號端,第二極連接到第三選擇晶體管的第二極。8.根據權利要求2-4任一項所述的移位寄存器單元,其中,其中,下拉節點控制子電路(105)包括:第一下拉控制晶體管(M9),其控制極和第一極連接到時鐘信號選擇子電路的第二輸出端,第二極連接到下拉控制節點(PD_CN);第二下拉控制晶體管(M5),其控制極連接到下拉控制節點(PD_CN),第一極連接到第一下拉控制晶體管(M9)的第一極,第二極連接到下拉節點;第三下拉控制晶體管(M8),其控制極連接到上拉節點,第一極連接到下拉控制節點,第二極連接到第一電源端;以及第四下拉控制晶體管(M6),其控制極連接到上拉節點,第一極連接到下拉節點,第二極連接到第一電源端。9.根據權利要求3-4任一項所述的移位寄存器單元,其中,下拉子電路(106)包括:第一下...

    【專利技術屬性】
    技術研發人員:趙劍,王慧,
    申請(專利權)人:京東方科技集團股份有限公司,合肥鑫晟光電科技有限公司,
    類型:發明
    國別省市:北京,11

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 在线无码视频观看草草视频| 精品一区二区三区无码免费视频| 色欲AV永久无码精品无码| 亚洲aⅴ无码专区在线观看春色| 成人免费无码视频在线网站| 精品久久久久久无码国产| 综合无码一区二区三区四区五区| 精品久久久无码中文字幕边打电话| 人妻丰满熟妇aⅴ无码| 无码人妻一区二区三区免费 | 亚洲一本大道无码av天堂| 日韩人妻无码一区二区三区99| 无码一区二区三区亚洲人妻| 人妻少妇精品无码专区二区| 国产成人无码一区二区在线观看| 亚洲大尺度无码无码专线一区| 国产AV一区二区三区无码野战| 伊人久久大香线蕉无码麻豆| 亚洲欧洲免费无码| 久久水蜜桃亚洲av无码精品麻豆| 极品粉嫩嫩模大尺度无码视频| 国产精品成人无码久久久| 亚洲日韩看片无码电影| 亚洲AV无码一区东京热久久| 大桥久未无码吹潮在线观看 | 精品无码人妻久久久久久| 午夜无码熟熟妇丰满人妻| 亚洲成av人片不卡无码| 精品人妻无码区在线视频| 国产成A人亚洲精V品无码性色| a级毛片无码免费真人久久| 精品无码综合一区| 欧洲精品无码一区二区三区在线播放| 粉嫩大学生无套内射无码卡视频| 国产精品99精品无码视亚| 亚洲精品无码Av人在线观看国产| 国产成人无码AV一区二区 | 亚洲AV无码成人精品区天堂 | 98久久人妻无码精品系列蜜桃| 亚洲av无码一区二区乱子伦as| 无码国内精品久久人妻|