A shift register unit and its driving method, the gate drive circuit, and the array substrate, wherein the shift register unit includes an input circuit, the connection between the signal input end and pull node is configured to pull the input signal to the output node; sub circuit connected to the pull between the node and the signal output end. Is configured to pull on the node under the control of the output signal to the pulse signal; the sub circuit is connected between the reset, reset end, pull-up node and the signal output terminal is configured to control a reset end, the pull-up node and the signal output end of the reset and clock signal selection; the circuit, the input clock signal is connected to the first end and the second end of the clock signal, a first output end connected to the output circuit, configured to control the first end and the second end of the control Level to select whether the first clock signal or the second clock signal is supplied to the output sub circuit. Thus, the display panel can switch freely under two different display modes of 2D and 3D, and can realize simultaneous scanning of the double grid lines in the 3D display.
【技術實現步驟摘要】
移位寄存器單元、柵極驅動電路及其驅動方法
本公開涉及顯示
,具體涉及一種移位寄存器單元、包括多級移位寄存器的柵極驅動電路及其驅動方法。
技術介紹
在包括像素陣列的液晶顯示面板的顯示過程中,利用柵極驅動電路產生驅動顯示面板上的像素的柵線電壓。通過柵極驅動電路輸出柵線電壓,逐行掃描各像素。近幾年隨著非晶硅薄膜工藝的不斷提高,可以將柵極驅動電路集成在薄膜晶體管陣列基板上構成GOA(GatedriverOnArray)而對柵線進行驅動。采用GOA驅動,將GOA單元直接制成在液晶面板上,可以簡化工藝,降低了成本,而且容易實現窄邊框。通常,可以采用由多級移位寄存器單元構成的GOA為像素陣列的各行柵線提供開關信號,從而控制多行柵線依序打開,并由數據線向像素陣列中對應行的像素輸入顯示數據信號,以形成顯示圖像的各灰階所需要的灰度電壓,進而顯示每一幀圖像。目前,3D(Three-Dimensional)顯示越來越得到市場上消費者的青睞,作為一種主流的3D顯示技術,3D快門式顯示技術由于具有畫面分辨率較高、成本較低、立體效果較好等優勢得到市場的廣泛認可。然而3D快門式顯示技術同樣存在一定不足,如受到液晶響應時間的影響,出現串擾現象(上一幀畫面殘留到下一幀,導致重影)。為了解決串擾問題,一般在左右眼信號之間采用插黑技術來降低串擾現象。由于3D快門式顯示技術是左右眼交替接收信號,所以對顯示的幀頻要求較高,一般要求120Hz。采用插黑技術之后,幀頻需要提升一倍或更高。然而,采用高頻率驅動對于液晶面板的充電飽和度有很大的影響,并且需要對柵極集成電路做出很大改動,增加設計難度和系統 ...
【技術保護點】
一種移位寄存器單元,包括:輸入子電路(101),連接信號輸入端和上拉節點之間,被配置為向上拉節點輸入信號;輸出子電路(102),連接在上拉節點和信號輸出端之間,被配置為在上拉節點的控制下,向信號輸出端輸出脈沖信號;復位子電路(103),連接在復位端、上拉節點和信號輸出端之間,被配置為在復位端的控制下,對上拉節點和信號輸出端進行復位;以及時鐘信號選擇子電路(104),其輸入端連接到第一時鐘信號端和第二時鐘信號端,控制端連接到第一控制端和第二控制端,第一輸出端連接到輸出子電路,被配置為根據第一控制端和第二控制端的電平來選擇向輸出子電路提供第一時鐘信號還是第二時鐘信號。
【技術特征摘要】
1.一種移位寄存器單元,包括:輸入子電路(101),連接信號輸入端和上拉節點之間,被配置為向上拉節點輸入信號;輸出子電路(102),連接在上拉節點和信號輸出端之間,被配置為在上拉節點的控制下,向信號輸出端輸出脈沖信號;復位子電路(103),連接在復位端、上拉節點和信號輸出端之間,被配置為在復位端的控制下,對上拉節點和信號輸出端進行復位;以及時鐘信號選擇子電路(104),其輸入端連接到第一時鐘信號端和第二時鐘信號端,控制端連接到第一控制端和第二控制端,第一輸出端連接到輸出子電路,被配置為根據第一控制端和第二控制端的電平來選擇向輸出子電路提供第一時鐘信號還是第二時鐘信號。2.根據權利要求1所述的移位寄存器單元,還包括下拉節點控制子電路(105),其連接到上拉節點(PU)和時鐘信號選擇子電路(104)的第二輸出端,被配置為根據時鐘信號選擇子電路提供的第一時鐘信號或第二時鐘信號以及上拉節點的電平,控制下拉節點的電平。3.根據權利要求2所述的移位寄存器單元,其中,移位寄存器還包括下拉子電路(106),連接到下拉節點、上拉節點和信號輸出端,被配置為根據下拉節點的電平對上拉節點和信號輸出端進行下拉。4.根據權利要求3所述的移位寄存器單元,其中,移位寄存器還包括輔助控制子電路(107),連接到上拉節點(PU)、信號輸出端和時鐘信號選擇子電路(104)的第二輸出端,被配置為根據時鐘信號選擇子電路提供的時鐘信號,輔助控制上拉節點和信號輸出端的電平。5.根據權利要求1-4任一項所述的移位寄存器單元,其中,輸入子電路包括:輸入晶體管(M1),其控制極和第一極連接到信號輸入端,第二極連接到上拉節點;輸出子電路包括:輸出晶體管(M3),其控制極連接到上拉節點,第一極連接到時鐘信號選擇子電路的第一輸出端,第二極連接到信號輸出端;以及電容(C1),其第一端連接到上拉節點,第二端連接到信號輸出端;以及復位子電路(103)包括:第一復位晶體管(M2),其控制極連接到復位端,第一極連接到上拉節點,第二極連接到第一電源端;以及第二復位晶體管(M4),其控制極連接到復位端,第一極連接到信號輸出端,第二極連接到第一電源端。6.根據權利要求1-4任一項所述的移位寄存器單元,其中,時鐘信號選擇子電路(104)包括:第一選擇晶體管(T1),其控制極連接到第一控制端,第一極連接到第一時鐘信號端,第二極連接到時鐘信號選擇子電路的第一輸出端;第二選擇晶體管(T2),其控制極連接到第二控制端,第一極連接到第二時鐘信號端,第二極連接到時鐘信號選擇子電路的第一輸出端。7.根據權利要求6所述的移位寄存器單元,其中,時鐘信號選擇子電路(104)還包括:第三選擇晶體管(T3),其控制極連接到第一控制端,第一極連接到第二時鐘信號端,第二極連接到時鐘信號選擇子電路的第二輸出端;第四選擇晶體管(T4),其控制極連接到第二控制端,第一極連接到第一時鐘信號端,第二極連接到第三選擇晶體管的第二極。8.根據權利要求2-4任一項所述的移位寄存器單元,其中,其中,下拉節點控制子電路(105)包括:第一下拉控制晶體管(M9),其控制極和第一極連接到時鐘信號選擇子電路的第二輸出端,第二極連接到下拉控制節點(PD_CN);第二下拉控制晶體管(M5),其控制極連接到下拉控制節點(PD_CN),第一極連接到第一下拉控制晶體管(M9)的第一極,第二極連接到下拉節點;第三下拉控制晶體管(M8),其控制極連接到上拉節點,第一極連接到下拉控制節點,第二極連接到第一電源端;以及第四下拉控制晶體管(M6),其控制極連接到上拉節點,第一極連接到下拉節點,第二極連接到第一電源端。9.根據權利要求3-4任一項所述的移位寄存器單元,其中,下拉子電路(106)包括:第一下...
【專利技術屬性】
技術研發人員:趙劍,王慧,
申請(專利權)人:京東方科技集團股份有限公司,合肥鑫晟光電科技有限公司,
類型:發明
國別省市:北京,11
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。