本發明專利技術涉及一種編碼器/電位器通用的混合電路。模數轉換電路分別與電位器接口電路P2、基準電壓電路連接,編碼器接口電路P9備用。由于編碼器輸出信號為數字信號,可直接輸入單片機進行信號處理,而電位器輸出模擬信號需要經過模數轉換,將模擬量轉換為數字量后才可輸入單片機,因此本發明專利技術電路中包含模數轉換電路,同時由于模數轉換電路的輸出信號端口與編碼器的輸出信號端口相同,由此,當使用電位器采集數據時使用電位器接口加模數轉換電路的方式工作,當使用編碼器采集數據時使用編碼器接口取消模數轉換電路的方式工作,這樣就實現了編碼器與電位器通用電路的兼容性。
【技術實現步驟摘要】
本專利技術涉及一種編碼器/電位器通用的混合電路。
技術介紹
目前常用的模擬量采集技術都為模擬量轉為數字量的模數轉換技術,它由模數轉換電路來完成的,通常模擬量采集傳感器有兩種,一種是采集后以模擬量輸出(例如電位器),還有一種是將采集的模擬量轉換為數字量輸出(例如編碼器)由于兩種傳感器輸出信號不同,在傳感器電路選配上帶來了通用性差的問題。
技術實現思路
鑒于現有技術存在的不足,本專利技術提供了一種編碼器/電位器通用的混合電路。·它是一種可以接收電位器的模擬量輸入,同時也兼容編碼器的數字量輸入的混合電路。本專利技術為實現上述目的,所采取的技術方案是一種編碼器/電位器通用的混合電路,其特征在于包括模數轉換電路、基準電壓電路、電位器接口電路P2及編碼器接口電路P9,所述模數轉換電路分別與電位器接口電路P2、基準電壓電路連接;其具體電路的連接關系為模數轉換芯片U3的8腳與電源+5A連接,3腳和4腳與電源地AGNDl連接,I腳分別與基準電壓芯片U2的I腳、電位器接口電路P2的I腳連接,2腳分別與電容C25及電容C26的I腳、電位器接口電路P2的2腳連接,電容C25及電容C26的2腳同時與電源地AGNDl連接,電阻R24的I腳與電位器接口電路P2的3腳連接,電阻R24的2腳與AGNDl連接,電感L3的I腳與公共地GND連接,2腳與電源地AGNDl連接;所述基準電壓芯片U2的I腳分別與電阻R21、電阻R22、電容C23、電容C24、電位器接口電路P2的I腳連接,基準電壓芯片U2的2腳、3腳、6腳、7腳共同與電源地AGNDl連接,電位器接口電路U2的4腳、5腳懸空,8腳分別與電阻R22、電阻R23的2腳連接,電容C21的I腳、電容C22的2腳、電阻R21的2腳同時與電源+5A連接,電容C23及電容C24的2腳與電源地AGNDl連接;編碼器接口電路P9備用。本專利技術的特點是由于編碼器輸出信號為數字信號,可直接輸入單片機進行信號處理,而電位器輸出模擬信號需要經過模數轉換,將模擬量轉換為數字量后才可輸入單片機,因此本專利技術電路中包含模數轉換電路,同時由于模數轉換電路的輸出信號端口與編碼器的輸出信號端口相同,由此,當使用電位器采集數據時使用電位器接口加模數轉換電路的方式工作,當使用編碼器采集數據時使用編碼器接口取消模數轉換電路的方式工作,這樣就實現了編碼器與電位器通用電路的兼容性。附圖說明圖I為本專利技術連接框 圖2為本專利技術模數轉換電路 圖3為本專利技術基準電壓電路圖;圖4為本專利技術編碼器接口電路 圖5為本專利技術電位器接口電路 圖6為本專利技術實施方式電路原理圖。具體實施例方式如圖1、2、3、4、5、6所示,編碼器/電位器通用的混合電路,包括模數轉換電路、基準電壓電路、電位器接口電路P2及編碼器接口電路P9,模數轉換電路分別與電位器接口電路P2、基準電壓電路連接,模數轉換電路的輸出端通過接口與單片機相連接,編碼器接口電路P9與單片機連接;其具體電路的連接關系為模數轉換芯片U3的8腳與電源+5A連接,3腳和4腳與電源地AGNDl連接,I腳分別與基準電壓芯片U2的I腳、電位器接口電路P2的I腳連接,2腳分別與電容C25及電容C26的I腳、電位器接口電路P2的2腳連接,5腳、6腳、7腳分別與單片機的ADC_CONV、ADC_DATA、ADC_ CLK連接,電容C25及電容C26的2腳同時與電源地AGNDl連接,電阻R24的I腳與電位器接口電路P2的3腳連接,電阻R24的 2腳與AGNDl連接,電感L3的I腳與公共地GND連接,2腳與電源地AGNDl連接;所述基準電壓芯片U2的I腳分別與電阻R21、電阻R22、電容C23、電容C24、電位器接口電路P2的I腳連接,基準電壓芯片U2的2腳、3腳、6腳、7腳共同與電源地AGNDI連接,電位器接口電路U2的4腳、5腳懸空,8腳分別與電阻R22、電阻R23的2腳連接,電容C21的I腳、電容C22的2腳、電阻R21的2腳同時與電源+5A連接,電容C23及電容C24的2腳與電源地AGNDl連接;編碼器接口電路P9的I腳與電源地AGNDl連接,2腳、3腳、4腳分別與單片機的ADC_DATA、ADC_ CLK、ADC_C0NV相連接,5腳與電源+5A連接。工作原理 當使用電位器采集數據時,將電位器接電位器接口電路P2,電位器模擬量信號由電位器接口電路P2 口輸入經過模數轉換芯片U3將模擬量轉換為數字量由模數轉換芯片U3的5腳、6腳、7腳將數字量輸入單片機的ADC_C0NV、ADC_DATA、ADC_ CLK三引腳進行信號處理。當使用編碼器采集數據時,取消模數轉換芯片U3,將編碼器連接編碼器接口電路P9,編碼器輸出的數字量經P9接口的2腳、3腳、4腳分別輸入單片機的ADC_DATA、ADC_CLK、ADC_C0NV引腳,由單片機對數字量信號進行處理。由上述工作原理得出,本專利技術實現了編碼器與電位器的通用性。權利要求1.一種編碼器/電位器通用的混合電路,其特征在于包括模數轉換電路、基準電壓電路、電位器接口電路P2及編碼器接口電路P9,所述模數轉換電路分別與電位器接口電路P2、基準電壓電路連接;其具體電路的連接關系為模數轉換芯片U3的8腳與電源+5A連接,3腳和4腳與電源地AGNDl連接,I腳分別與基準電壓芯片U2的I腳、電位器接口電路P2的I腳連接,2腳分別與電容C25及電容C26的I腳、電位器接口電路P2的2腳連接,電容C25及電容C26的2腳同時與電源地AGNDl連接,電阻R24的I腳與電位器接口電路P2的3腳連接,電阻R24的2腳與AGNDl連接,電感L3的I腳與公共地GND連接,2腳與電源地AGNDl連接;所述基準電壓芯片U2的I腳分別與電阻R21、電阻R22、電容C23、電容C24、電位器接口電路P2的I腳連接,基準電壓芯片U2的2腳、3腳、6腳、7腳共同與電源地AGNDl連接,電位器接口電路U2的4腳、5腳懸空,8腳分別與電阻R22、電阻R23的2腳連接,電容C21的I腳、電容C22的2腳、電阻R21的2腳同時與電源+5A連接,電容C23及電容C24的2腳與電源地AGNDl連接;編碼器接口電路P9備用。·全文摘要本專利技術涉及一種編碼器/電位器通用的混合電路。模數轉換電路分別與電位器接口電路P2、基準電壓電路連接,編碼器接口電路P9備用。由于編碼器輸出信號為數字信號,可直接輸入單片機進行信號處理,而電位器輸出模擬信號需要經過模數轉換,將模擬量轉換為數字量后才可輸入單片機,因此本專利技術電路中包含模數轉換電路,同時由于模數轉換電路的輸出信號端口與編碼器的輸出信號端口相同,由此,當使用電位器采集數據時使用電位器接口加模數轉換電路的方式工作,當使用編碼器采集數據時使用編碼器接口取消模數轉換電路的方式工作,這樣就實現了編碼器與電位器通用電路的兼容性。文檔編號G05B19/07GK102945016SQ201210415900公開日2013年2月27日 申請日期2012年10月26日 優先權日2012年10月26日專利技術者張世炎, 金雷, 牟進勇, 苑曉蕾, 陳俊, 劉素艷 申請人:天津津伯儀表技術有限公司本文檔來自技高網...
【技術保護點】
一種編碼器/電位器通用的混合電路,其特征在于:包括模數轉換電路、基準電壓電路、電位器接口電路P2及編碼器接口電路P9,所述模數轉換電路分別與電位器接口電路P2、基準電壓電路連接;其具體電路的連接關系為:模數轉換芯片U3的8腳與電源+5A連接,3腳和4腳與電源地AGND1連接,1腳分別與基準電壓芯片U2的1腳、電位器接口電路P2的1腳連接,2腳分別與電容C25及電容C26的1腳、電位器接口電路P2的2腳連接,電容C25及電容C26的2腳同時與電源地AGND1連接,電阻R24的1腳與電位器接口電路P2的3腳連接,電阻R24的2腳與AGND1連接,電感L3的1腳與公共地GND連接,2腳與電源地AGND1連接;所述基準電壓芯片U2的1腳分別與電阻R21、電阻R22、電容C23、電容C24、電位器接口電路P2的1腳連接,基準電壓芯片U2的2腳、3腳、6腳、7腳共同與電源地AGND1連接,電位器接口電路U2的4腳、5腳懸空,8腳分別與電阻R22、電阻R23的2腳連接,電容C21的1腳、電容C22的2腳、電阻R21的2腳同時與電源+5A連接,電容C23及電容C24的2腳與電源地AGND1連接;編碼器接口電路P9備用。...
【技術特征摘要】
【專利技術屬性】
技術研發人員:張世炎,金雷,牟進勇,苑曉蕾,陳俊,劉素艷,
申請(專利權)人:天津津伯儀表技術有限公司,
類型:發明
國別省市:
還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。