• 
    <ul id="o6k0g"></ul>
    <ul id="o6k0g"></ul>

    一種DVI到VGA視頻轉換裝置及其方法制造方法及圖紙

    技術編號:15695981 閱讀:315 留言:0更新日期:2017-06-24 11:34
    本發明專利技術公開了一種DVI到VGA視頻轉換裝置及其方法,裝置包括電路板,所述電路板上設置有均衡模塊、解碼模塊、FPGA模塊、編碼模塊、視頻DA模塊、圖像存儲模塊、程序存儲模塊、電源處理模塊、電平轉換模塊一和電平轉換模塊二。本發明專利技術既滿足了實時、全高清、高刷新頻率顯示的需求,也滿足了低成本遠程圖像傳輸、存儲和監控的需求,采樣速度更快,成本更低,純硬件實現,運行更加穩定。

    【技術實現步驟摘要】
    一種DVI到VGA視頻轉換裝置及其方法
    本專利技術涉及視頻處理
    ,具體涉及一種DVI到VGA視頻轉換裝置及其方法。
    技術介紹
    數字視頻接口(DVI)是由數字顯示工作組(DDWG)推出的一項視頻傳輸與顯示的標準,單鏈路DVI可支持帶寬高達165MHz,雙鏈路DVI可支持帶寬高達330MHz。其中雙鏈路DVI模式可支持3D顯示器信號輸入,而常規的VGA模式則無該功能。實際中,常會遇到如下應用場景,一方面,需要采用雙鏈路DVI信號實現較高帶寬的顯示信號傳輸和顯示;另一方面,需要采用VGA信號以較低成本實現對該路信號的采集、傳輸和顯示等。目前采用的方案如圖1所示,DVI視頻信號從輸入端口輸入到解碼芯片,經過解碼得到并行數字信號,包含有紅綠藍顏色數據和同步信號,將該并行數字信號輸入到視頻DA芯片,進行數模轉換即可得到VGA模擬信號,通過輸出端口進行輸出。這種DVI-VGA轉換器具有如下缺點:a)不能支持雙鏈路DVI信號,僅能支持單鏈路DVI信號,帶寬最高165MHz;b)輸出VGA信號與輸入DVI信號的顯示分辨率完全一樣;c)輸出VGA信號與輸入DVI信號的刷新頻率完全一樣;d)對輸入DVI信號無放大作用,不能用于DVI長電纜傳輸。
    技術實現思路
    針對現有技術的不足,本專利技術旨在提供一種DVI到VGA視頻轉換裝置及其方法,即可滿足雙鏈路DVI信號的傳輸和顯示需求,又可滿足使用VGA信號低成本采集、傳輸和顯示需求。為了實現上述目的,本專利技術采用如下技術方案:一種DVI到VGA視頻轉換裝置,包括:用于對從輸入端口輸入的雙鏈路DVI信號進行均衡處理的均衡模塊;用于對經均衡處理后的雙鏈路DVI信號進行串并轉換解碼處理,獲取并行RGB視頻信號的解碼模塊;用于對并行RGB視頻信號進行處理,生成重生的并行DVI視頻信號,并生成抽幀且縮放的并行VGA信號的FPGA模塊;用于對重生后的并行DVI視頻信號進行并串轉換編碼處理,得到重生的雙鏈路DVI視頻信號的編碼模塊;用于對并行VGA信號進行數模轉換,獲取VGA模擬信號的視頻DA模塊;用于存儲FPGA模塊實時處理的圖像數據的圖像存儲模塊;用于存儲FPGA程序,上電后加載到FPGA模塊內部的程序存儲模塊;用于將從電源輸入端口輸入的DC電源轉換為各部件工作所需的電壓的電源處理模塊;分別連接于輸入端口和FPGA模塊,用于將5V電平的HPD、DDC信號轉換為3.3V電平信號的電平轉換模塊一;分別連接于FPGA模塊和輸出端口一,用于將3.3V電平的HPD、DDC信號轉換為5V電平信號的所述電平轉換模塊二。進一步地,所述均衡模塊包括:用于將輸入的主鏈路DVI信號進行均衡處理,并送入主鏈路解碼模塊的主鏈路均衡模塊;用于將輸入的副鏈路DVI信號進行均衡處理,并送入副鏈路解碼模塊的副鏈路均衡模塊;所述解碼模塊包括:用于將輸入的主鏈路DVI信號進行解碼處理,獲取主鏈路并行RGB視頻信號,并送入FPGA模塊,經FPGA模塊生成重生的主鏈路并行DVI視頻信號的主鏈路解碼模塊;用于將輸入的副鏈路DVI信號進行解碼處理,獲取副鏈路并行RGB視頻信號,并送入FPGA模塊,經FPGA模塊生成重生的副鏈路并行DVI視頻信號的副鏈路解碼模塊;所述編碼模塊包括:用于將輸入的主鏈路并行DVI視頻信號進行編碼處理,獲取主鏈路DVI信號,并送入輸出端口一的主鏈路編碼模塊;用于將輸入的并行DVI視頻信號進行編碼處理,獲取副鏈路并行DVI視頻信號,并送入輸出端口一的副鏈路編碼模塊。進一步地,所述裝置還包括有連接于所述FPGA模塊,用于指示當前輸入DVI信號模式和電路板工作狀態的狀態指示模塊。進一步地,所述裝置還包括用于調整均衡模塊的等級,以適應不同電纜長度的DVI信號的均衡選擇開關。利用上述DVI到VGA視頻轉換裝置進行DVI到VGA視頻轉換的方法,其特征在于,包括如下步驟:S1均衡模塊從輸入端口輸入的雙鏈路DVI信號進行均衡處理;輸入端口輸入的5V電平的HPD、DDC信號經過電平轉換模塊一轉換為3.3V電平信號輸入FPGA模塊;S2解碼模塊對均衡模塊均衡后的雙鏈路DVI信號進行串并轉換解碼處理,獲取并行RGB視頻信號并輸入FPGA模塊;S3FPGA模塊對并行RGB視頻信號進行處理,生成重生的并行DVI視頻信號輸入編碼模塊,并生成抽幀且縮放的并行VGA信號輸入視頻DA模塊;FPGA實時處理的圖像數據存儲在圖像存儲模塊,FPGA程序則存儲在程序存儲模塊中,上電后加載到FPGA內部;S4編碼模塊對重生后的并行DVI視頻信號進行并串轉換編碼處理,得到重生的雙鏈路DVI視頻信號并輸出至輸出端口一;視頻DA模塊則對并行VGA信號進行數模轉換,獲取VGA模擬信號并輸出至輸出端口二;FPGA模塊輸出的3.3V電平的HPD、DDC信號經過電平轉換模塊二轉換為5V電平信號輸出到輸出端口一。需要說明的是,雙鏈路DVI信號分為主鏈路DVI信號和副鏈路DVI信號,步驟S1中,主鏈路均衡模塊將輸入的主鏈路DVI信號進行均衡處理,并送入主鏈路解碼模塊;副鏈路均衡模塊將輸入的副鏈路DVI信號進行均衡處理,并送入副鏈路解碼模塊;步驟S2中,主鏈路解碼模塊將輸入的主鏈路DVI信號進行解碼處理,獲取主鏈路并行RGB視頻信號,并送入FPGA模塊,經FPGA模塊生成重生的主鏈路并行DVI視頻信號;副鏈路解碼模塊將輸入的副鏈路DVI信號進行解碼處理,獲取副鏈路并行RGB視頻信號,并送入FPGA模塊,經FPGA模塊生成重生的副鏈路并行DVI視頻信號;步驟S4中,主鏈路編碼模塊將輸入的主鏈路并行DVI視頻信號進行編碼處理,獲取主鏈路DVI信號,并送入輸出端口一;副鏈路編碼模塊將輸入的并行DVI視頻信號進行編碼處理,獲取副鏈路并行DVI視頻信號,并送入輸出端口一。需要說明的是,步驟S1中,通過均衡選擇開關調整均衡模塊的等級,以適應不同電纜長度的DVI信號。本專利技術的有益效果在于:本專利技術既滿足了實時、全高清、高刷新頻率顯示的需求,也滿足了低成本遠程圖像傳輸、存儲和監控的需求,采樣速度更快,成本更低,純硬件實現,運行更加穩定。附圖說明圖1為現有技術的原理示意圖。圖2為本專利技術裝置的電路框圖;圖3為本專利技術方法的流程圖。具體實施方式以下將結合附圖對本專利技術作進一步的描述,需要說明的是,本實施例以本技術方案為前提,給出了詳細的實施方式和具體的操作過程,但本專利技術的保護范圍并不限于本實施例。如圖2所示,一種DVI到VGA視頻轉換裝置,包括電路板,所述電路板上設置有均衡模塊101、解碼模塊102、FPGA模塊6、編碼模塊201、視頻DA模塊301、圖像存儲模塊601、程序存儲模塊602、電源處理模塊401、電平轉換模塊一103和電平轉換模塊二202;所述均衡模塊101與輸入端口1連接,所述解碼模塊102與輸出端口一2連接,所述視頻DA模塊301與輸出端口二3連接,所述電源處理模塊401與電源輸入端口4連接;所述均衡模塊101:用于對從輸入端口1輸入的雙鏈路DVI信號進行均衡處理,以提高所述裝置對長電纜信號的適應性;所述解碼模塊102:用于對經均衡模塊均衡后的雙鏈路DVI信號進行串并轉換解碼處理,獲取并行RGB視頻信號;所述FPGA模塊6:用于對經解碼模塊獲得并行RGB視頻信號進行處理,生成本文檔來自技高網...
    一種DVI到VGA視頻轉換裝置及其方法

    【技術保護點】
    一種DVI到VGA視頻轉換裝置,其特征在于,包括:用于對從輸入端口輸入的雙鏈路DVI信號進行均衡處理的均衡模塊;用于對經均衡處理后的雙鏈路DVI信號進行串并轉換解碼處理,獲取并行RGB視頻信號的解碼模塊;用于對并行RGB視頻信號進行處理,生成重生的并行DVI視頻信號,并生成抽幀且縮放的并行VGA信號的FPGA模塊;用于對重生后的并行DVI視頻信號進行并串轉換編碼處理,得到重生的雙鏈路DVI視頻信號的編碼模塊;用于對并行VGA信號進行數模轉換,獲取VGA模擬信號的視頻DA模塊;用于存儲FPGA模塊實時處理的圖像數據的圖像存儲模塊;用于存儲FPGA程序,上電后加載到FPGA模塊內部的程序存儲模塊;用于將從電源輸入端口輸入的DC電源轉換為各部件工作所需的電壓的電源處理模塊;分別連接于輸入端口和FPGA模塊,用于將5V電平的HPD、DDC信號轉換為3.3V電平信號的電平轉換模塊一;分別連接于FPGA模塊和輸出端口一,用于將3.3V電平的HPD、DDC信號轉換為5V電平信號的所述電平轉換模塊二。

    【技術特征摘要】
    1.一種DVI到VGA視頻轉換裝置,其特征在于,包括:用于對從輸入端口輸入的雙鏈路DVI信號進行均衡處理的均衡模塊;用于對經均衡處理后的雙鏈路DVI信號進行串并轉換解碼處理,獲取并行RGB視頻信號的解碼模塊;用于對并行RGB視頻信號進行處理,生成重生的并行DVI視頻信號,并生成抽幀且縮放的并行VGA信號的FPGA模塊;用于對重生后的并行DVI視頻信號進行并串轉換編碼處理,得到重生的雙鏈路DVI視頻信號的編碼模塊;用于對并行VGA信號進行數模轉換,獲取VGA模擬信號的視頻DA模塊;用于存儲FPGA模塊實時處理的圖像數據的圖像存儲模塊;用于存儲FPGA程序,上電后加載到FPGA模塊內部的程序存儲模塊;用于將從電源輸入端口輸入的DC電源轉換為各部件工作所需的電壓的電源處理模塊;分別連接于輸入端口和FPGA模塊,用于將5V電平的HPD、DDC信號轉換為3.3V電平信號的電平轉換模塊一;分別連接于FPGA模塊和輸出端口一,用于將3.3V電平的HPD、DDC信號轉換為5V電平信號的所述電平轉換模塊二。2.根據權利要求1所述的DVI到VGA視頻轉換裝置,其特征在于,所述均衡模塊包括:用于將輸入的主鏈路DVI信號進行均衡處理,并送入主鏈路解碼模塊的主鏈路均衡模塊;用于將輸入的副鏈路DVI信號進行均衡處理,并送入副鏈路解碼模塊的副鏈路均衡模塊;所述解碼模塊包括:用于將輸入的主鏈路DVI信號進行解碼處理,獲取主鏈路并行RGB視頻信號,并送入FPGA模塊,經FPGA模塊生成重生的主鏈路并行DVI視頻信號的主鏈路解碼模塊;用于將輸入的副鏈路DVI信號進行解碼處理,獲取副鏈路并行RGB視頻信號,并送入FPGA模塊,經FPGA模塊生成重生的副鏈路并行DVI視頻信號的副鏈路解碼模塊;所述編碼模塊包括:用于將輸入的主鏈路并行DVI視頻信號進行編碼處理,獲取主鏈路DVI信號,并送入輸出端口一的主鏈路編碼模塊;用于將輸入的并行DVI視頻信號進行編碼處理,獲取副鏈路并行DVI視頻信號,并送入輸出端口一的副鏈路編碼模塊。3.根據權利要求1所述的DVI到VGA視頻轉換裝置,其特征在于,還包括有連接于所述FPGA模塊,用于指示當前輸入DVI信號模式和電路板工作狀態的狀態指示模塊。4.根據權利要求1所述的DVI到VGA視頻轉換裝置,...

    【專利技術屬性】
    技術研發人員:李佩斌姚曉冬
    申請(專利權)人:公安部第一研究所北京中盾安民分析技術有限公司
    類型:發明
    國別省市:北京,11

    網友詢問留言 已有0條評論
    • 還沒有人留言評論。發表了對其他瀏覽者有用的留言會獲得科技券。

    1
    主站蜘蛛池模板: 男人的天堂无码动漫AV| 精品久久久久久无码中文字幕漫画 | 无码aⅴ精品一区二区三区| 亚洲AV无码之国产精品| 无码人妻少妇久久中文字幕 | 国产亚洲精久久久久久无码AV | 人妻无码αv中文字幕久久| 97精品人妻系列无码人妻| 亚洲高清无码专区视频| 亚洲最大av资源站无码av网址| 精品久久久久久无码人妻蜜桃| 97久久精品无码一区二区天美| 亚洲精品无码久久千人斩| 成人免费无码视频在线网站| 少妇人妻偷人精品无码视频新浪| 无码毛片一区二区三区中文字幕 | 成人A片产无码免费视频在线观看| 亚洲中文字幕无码爆乳app| 国产乱子伦精品无码码专区| yy111111电影院少妇影院无码| 亚洲AV无码国产精品永久一区| 色窝窝无码一区二区三区| 一本加勒比hezyo无码专区| 亚洲AV永久无码精品一区二区国产 | 日韩久久无码免费毛片软件| 亚洲精品无码久久| 亚洲国产超清无码专区| 亚洲av无码专区国产乱码在线观看 | 亚洲日韩国产精品无码av| 亚洲成a人片在线观看无码| 日韩精品无码人成视频手机| 亚洲va中文字幕无码| 国产亚洲情侣一区二区无码AV| 天堂无码久久综合东京热 | 国产在线无码不卡影视影院 | 国产精品无码无需播放器| 国产成人无码区免费网站| 中文字幕日韩精品无码内射| 亚洲第一极品精品无码久久| 久久久久亚洲Av片无码v| 人妻少妇精品无码专区二区|